SPC5644AF0MLU2 32 biteko mikrokontrolagailuak - MCU 32BIT3MB Flsh192KRAM

Deskribapen laburra:

Fabrikatzaileak: NXP
Produktu Kategoria: 32 biteko Mikrokontrolagailuak - MCU
Datu fitxa:SPC5644AF0MLU2
Deskribapena: IC MCU 32BIT 1.5MB FLASH 144LQFP
RoHS egoera: RoHS Compliant


Produktuaren xehetasuna

Ezaugarriak

Produktuen etiketak

♠ Produktuaren deskribapena

Produktuaren atributua Atributuaren balioa
Fabrikatzailea: NXP
Produktu Kategoria: 32 biteko mikrokontrolagailuak - MCU
RoHS: Xehetasunak
Seriea: MPC5644A
Muntatzeko estiloa: SMD/SMT
Nukleoa: e200z4
Programaren memoriaren tamaina: 4 MB
Datuen RAM tamaina: 192 kB
Datu-busaren zabalera: 32 bit
Erlojuaren gehieneko maiztasuna: 120 MHz
Gutxieneko funtzionamendu-tenperatura: - 40 C
Funtzionamendu-tenperatura maximoa: + 125 C
Titulazioa: AEC-Q100
Paketatzea: Erretilu
Marka: NXP erdieroaleak
Hezetasunarekiko sentikorra: Bai
Prozesadore seriea: MPC5644A
Produktu mota: 32 biteko mikrokontrolagailuak - MCU
Fabrikako paketearen kantitatea: 200
Azpikategoria: Mikrokontrolagailuak - MCU
Zatiaren # Ezizenak: 935321662557
Unitatearen pisua: 1.868 g

♠ 32 biteko mikrokontrolagailuak - MCU

Mikrokontrolagailuaren e200z4 ostalari-prozesadorearen nukleoa Power Architecture® teknologian eraikita dago eta aplikazio txertatuetarako bereziki diseinatuta dago.Power Architecture teknologiaz gain, nukleo honek seinale digitala prozesatzeko (DSP) jarraibideak onartzen ditu.MPC5644A-k bi memoria-hierarkia-maila ditu, 8 KB-ko instrukzio-cachez osatuta, 192 KB txip-ko SRAM eta 4 MB barneko flash memoriaz babestuta.

MPC5644A-k kanpoko bus interfaze bat du, eta Freescale VertiCal Calibration System erabiltzen denean soilik erabil daitekeen kalibrazio-bus bat ere badakar.Dokumentu honek MPC5644A-ren ezaugarriak deskribatzen ditu eta gailuaren ezaugarri elektriko eta fisiko garrantzitsuak nabarmentzen ditu.


  • Aurrekoa:
  • Hurrengoa:

  • • 150 MHz e200z4 Power Architecture nukleoa

    - Luzera aldakorreko instrukzioen kodeketa (VLE)

    — Arkitektura gaineskalarra 2 exekuzio-unitaterekin

    — Gehienez 2 instrukzio oso edo koma mugikorrean ziklo bakoitzeko

    — Gehienez 4 eragiketa biderkatu eta metatu ziklo bakoitzeko

    • Memoriaren antolaketa

    — 4 MB txip-ko flash memoria ECC eta Read while Write (RWW)

    — 192 KB txipeko SRAM egonean-funtzionalitatearekin (32 KB) eta ECC

    — 8 KBko instrukzioen cachea (lerroen blokeoarekin), 2 edo 4 modu konfiguragarria

    — 14 + 3 KB eTPU kodea eta datuen RAM

    — 5 ✖ 4 zeharkako etengailua (XBAR)

    — 24 sarrerako MMU

    — Kanpoko Bus Interfazea (EBI) esklabo eta maisu portuarekin

    • Fail Safe Protection

    — 16 sarrerako memoria babesteko unitatea (MPU)

    — 3 azpimodulo dituen CRC unitatea

    — Junturako tenperatura sentsorea

    • Etenaldiak

    — Eten-kontrola konfiguragarria (NMIrekin)

    — 64 kanaleko DMA

    • Serieko kanalak

    — 3 ✖ eSCI

    — 3 ✖ DSPI (horietako 2k beheranzko Micro Second Channel [MSC] onartzen dute)

    — 3 ✖ FlexCAN 64 mezu bakoitzak

    — 1 ✖ FlexRay modulua (V2.1) 10 Mbit/s-ra arte, kanal bikoitzeko edo bakarreko eta 128 mezu objektu eta ECCrekin

    • 1 ✖ eMIOS: 24 kanal bateratu

    • 1 ✖ eTPU2 (bigarren belaunaldiko eTPU)

    — 32 kanal estandar

    — 1 ✖ erreakzio modulua (6 kanal kanal bakoitzeko hiru irteerarekin)

    • Ilaran dauden 2 bihurgailu analogiko-digital hobetu (eQADC)

    — 12 biteko sarrerako berrogei kanal (2 ADC-tan multiplexatuak);56 kanaletara zabal daiteke kanpoko multiplexagailuekin

    — 6 komando-ilara

    — Trigger eta DMA euskarria

    — 688 ns gutxieneko bihurketa-denbora

    • Txip-ean CAN/SCI/FlexRay Bootstrap kargatzailea Boot Assist moduluarekin (BAM)

    • Nexus

    — 3+ klasea e200z4 nukleorako

    — 1. klasea eTPUrako

    • JTAG (5 pin)

    • Garapen Trigger Semaphore (DTS)

    — Semaforoen erregistroa (32 biteko) eta identifikazio erregistroa

    — Abiarazitako datuak eskuratzeko protokoloaren parte gisa erabiltzen da

    — EVTO pina kanpoko tresnarekin komunikatzeko erabiltzen da

    • Erlojuaren sorrera

    — 4–40 MHz-ko osziladore nagusia txipetan

    — Txipako FMPLL (maiztasun-modulatutako fase-blokeatutako begizta)

    • Helburu orokorreko 120 I/O linea gehienez

    — Banaka programatu daiteke sarrera, irteera edo funtzio berezi gisa

    — Atalase programagarria (histeresia)

    • Potentzia murrizteko modua: motela, geldialdia eta egonean moduak

    • Hornidura malguaren eskema

    — 5 V-ko hornidura bakarra kanpoko balastoarekin

    — Kanpo-hornidura anitza: 5 V, 3,3 V eta 1,2 V

    • Paketeak

    — 176 LQFP

    — 208 MAPBGA

    — 324 TEPBGA

    496 pin CSP (kalibrazio tresna soilik)

    Lotutako produktuak