SPC5634MF2MLQ80 32 biteko mikrokontrolagailuak - MCU NXP 32 biteko MCU, Power Arch nukleoa, 1,5 MB Flash, 80MHz, -40/+125°C, Automotive Grade, QFP 144
♠ Produktuaren deskribapena
Produktuaren atributua | Atributuaren balioa |
Fabrikatzailea: | NXP |
Produktu Kategoria: | 32 biteko mikrokontrolagailuak - MCU |
RoHS: | Xehetasunak |
Seriea: | MPC5634M |
Muntatzeko estiloa: | SMD/SMT |
Paketea/Kaxa: | LQFP-144 |
Nukleoa: | e200z3 |
Programaren memoriaren tamaina: | 1,5 MB |
Datuen RAM tamaina: | 94 kB |
Datu-busaren zabalera: | 32 bit |
ADC ebazpena: | 2 x 8 bit/10 bit/12 bit |
Erlojuaren gehieneko maiztasuna: | 80 MHz |
I/O kopurua: | 80 I/O |
Hornidura-tentsioa - Min.: | 1,14 V |
Hornidura-tentsioa - Max: | 1,32 V |
Gutxieneko funtzionamendu-tenperatura: | - 40 C |
Funtzionamendu-tenperatura maximoa: | + 150 C |
Titulazioa: | AEC-Q100 |
Paketatzea: | Erretilu |
Hornidura-tentsio analogikoa: | 5,25 V |
Marka: | NXP erdieroaleak |
Datu RAM mota: | SRAM |
I/O tentsioa: | 5,25 V |
Hezetasunarekiko sentikorra: | Bai |
Produktua: | MCU |
Produktu mota: | 32 biteko mikrokontrolagailuak - MCU |
Programaren memoria mota: | Flasha |
Fabrikako paketearen kantitatea: | 60 |
Azpikategoria: | Mikrokontrolagailuak - MCU |
Watchdog tenporizadoreak: | Watchdog tenporizadorea |
Zatiaren # Ezizenak: | 935311091557 |
Unitatearen pisua: | 1.319 g |
♠ 32 biteko mikrokontrolagailuak - MCU
Automobilgintzako 32 biteko mikrokontrolagailu hauek MPC5500 familiaren ezaugarri guztiak eta 90 nm CMOS teknologia errendimendu handiko 90 nm-ko CMOS teknologiarekin batera funtzionalitate berri asko dituzten sistema-on-chip (SoC) gailuen familia bat dira, ezaugarri bakoitzeko kostua nabarmen murrizteko eta nabarmen murrizteko. errendimenduaren hobekuntza.Automozioko kontrolagailu familia honen ostalari-prozesadore aurreratu eta errentagarriaren nukleoa Power Architecture® teknologian eraikita dago.Familia honek arkitektura txertatutako aplikazioetan egokitzea hobetzen duten hobekuntzak ditu, seinale digitalaren prozesamendurako (DSP) jarraibide osagarriak barne hartzen ditu, teknologiak integratzen ditu, hala nola denbora-prozesadore-unitate hobetua, ilaran dagoen bihurgailu analogiko-digital hobetua, Controller Area Network eta sarrera-irteera sistema modular hobetua; garrantzitsuak diren egungo behe-mailako powertrain aplikazioetarako.Gailu familia hau Freescale-ren MPC5500 familiarako luzapen guztiz bateragarria da.Gailuak memoria-hierarkia-maila bakarra du, txip-eko 94 KB-ko SRAM eta 1,5 MB-ko barneko flash memoriaz osatua.Gailuak kanpoko bus interfaze bat (EBI) ere badu 'kalibratzeko'.Kanpoko bus interfaze hau MPC5xx eta MPC55xx familiekin erabiltzen diren memoria estandar gehienak onartzeko diseinatu da.
• Funtzionamendu-parametroak
— Eragiketa guztiz estatikoa, 0 MHz– 80 MHz (gehi % 2ko maiztasun modulazioa – 82 MHz)
— –40 ℃ eta 150 ℃ arteko lotura-tenperaturaren funtzionamendu-tartea
— Potentzia baxuko diseinua
- 400 mW-ko potentzia xahutzea (nominala)
– Nukleoaren eta periferikoen potentziaren kudeaketa dinamikorako diseinatua
– Periferikoen erloju kontrolatutako softwarea
– Potentzia gutxiko gelditzeko modua, erloju guztiak geldituta
— 90 nm-ko prozesuan egina
— 1,2 V barne logika
- 5,0 V -10%/+5eko elikadura bakarra (4,5 V-tik 5,25 V-ra) barne-erreguladorearekin 3,3 V eta 1,2 V nukleorako.
— Sarrera eta irteerako pinak 5,0 V -10%/+5 (4,5 V eta 5,25 V) tartearekin
- 35%/65% VDDE CMOS etengailu-mailak (histeresiarekin)
– Hauta daitekeen histeresia
– Slew rate kontrola hautagarria
— Nexus pinak 3,3 V-ko horniduraz elikatzen dira
— EMI murrizteko teknikekin diseinatua
– Fase-blokeatutako begizta
– Sistemaren erloju-maiztasunaren maiztasun-modulazioa
– Txiparen bypass kapazitatea
– Slew-tasa eta gidatzeko indarra hautagarriak
• Errendimendu handiko e200z335 core prozesadorea
— 32 biteko Power Architecture Book E programatzailearen eredua
— Luzera aldakorreko kodeketaren hobekuntzak
- Power Architecture instrukzio multzoa aukeran kodetzea ahalbidetzen du 16 eta 32 biteko jarraibide misto batean
– Kode tamaina txikiagoan emaitzak
— Ale bakarra, 32 biteko Power Architecture teknologiarekin bat datorren CPUa
— Ordenan exekuzioa eta erretiroa
— Salbuespenen kudeaketa zehatza
— Adarra prozesatzeko unitatea
– Sukurtsalen helbidea kalkulatzeko gehigarri dedikatua
– Adarrak azelerazioa Branch Lookahead Instruction Buffer erabiliz
— Kargatu/biltegiratu unitatea
– Ziklo bateko kargaren latentzia
– Erabat kanalizatuta
– Big eta Little Endian laguntza
– Okerreko sarbide-laguntza
– Erabiltzeko kargarik gabeko kanalizazio-burbuilak
— Hogeita hamabi 64 biteko helburu orokorreko erregistroak (GPR)
— Memoria kudeatzeko unitatea (MMU) 16 sarrerako itzulpen guztiz asoziatiboa duen Look-aside Buffer (TLB)
— Instrukzio-busa eta karga/gorde-busa bereiztea
— Etendura bektorialaren euskarria
— Etenaldiaren latentzia < 120 ns @ 80 MHz (etenaldi-eskaeratik etenaldi-salbuespenen kudeatzailearen lehen instrukzioa exekutatzen arte neurtua)