SPC5634MF2MLQ80 32 biteko mikrokontrolagailuak – MCU NXP 32 biteko MCU, Power Arch nukleoa, 1.5MB Flash, 80MHz, -40/+125degC, automobilgintzako maila, QFP 144
♠ Produktuaren deskribapena
Produktuaren atributua | Atributuaren balioa |
Fabrikatzailea: | NXP |
Produktuaren kategoria: | 32 biteko mikrokontrolagailuak - MCU |
RoHS: | Xehetasunak |
Seriea: | MPC5634M |
Muntatzeko estiloa: | SMD/SMT |
Paketea/Kaxa: | LQFP-144 |
Nukleoa: | e200z3 |
Programaren memoriaren tamaina: | 1,5 MB |
Datuen RAM tamaina: | 94 kB |
Datu-busaren zabalera: | 32 bit |
ADCren bereizmena: | 2 x 8 bit/10 bit/12 bit |
Gehienezko erloju-maiztasuna: | 80 MHz |
S/I kopurua: | 80 S/I |
Hornidura-tentsioa - Min: | 1,14 V |
Hornidura-tentsioa - Max: | 1,32 V |
Gutxieneko funtzionamendu-tenperatura: | - 40 °C |
Gehienezko funtzionamendu-tenperatura: | + 150 °C |
Titulazioa: | AEC-Q100 |
Ontziratzea: | Erretilua |
Analogiko hornidura-tentsioa: | 5,25 V |
Marka: | NXP erdieroaleak |
Datu RAM mota: | SRAM |
S/I tentsioa: | 5,25 V |
Hezetasunarekiko sentikorra: | Bai |
Produktua: | MCU |
Produktu mota: | 32 biteko mikrokontrolagailuak - MCU |
Programaren memoria mota: | Flasha |
Fabrika pakete kantitatea: | 60 |
Azpikategoria: | Mikrokontrolagailuak - MCU |
Zaintza-tenporizadoreak: | Zaintza-tenporizadorea |
Zati zenbakiko ezizenak: | 935311091557 |
Unitateko pisua: | 1,319 gramo |
♠ 32 biteko mikrokontrolagailuak - MCU
32 biteko automobilgintzako mikrokontrolagailu hauek sistema-txipean (SoC) gailuen familia bat dira, MPC5500 familiaren ezaugarri guztiak eta ezaugarri berri asko dituztenak, 90 nm-ko CMOS teknologia errendimendu handikoarekin batera, ezaugarri bakoitzeko kostua nabarmen murrizteko eta errendimenduaren hobekuntza nabarmena lortzeko. Automobilgintzako kontrolagailu familia honen prozesadore-nukleo aurreratu eta kostu-eraginkorra Power Architecture® teknologian oinarritzen da. Familia honek arkitektura aplikazio txertatuetan egokitzen den hobekuntzak ditu, seinale digitalen prozesamendurako (DSP) instrukzio-laguntza gehigarria barne hartzen du, eta gaur egungo potentzia-trenaren aplikazio baxuenetarako garrantzitsuak diren teknologiak integratzen ditu (hala nola, denbora-prozesadore unitate hobetua, analogiko-digital bihurgailu ilara hobetua, Kontrolatzaile Eremu Sarea eta sarrera-irteera sistema modular hobetua). Gailu familia hau Freescale-ren MPC5500 familiaren luzapen guztiz bateragarria da. Gailuak memoria-hierarkia maila bakarra du, gehienez 94 KB-ko txipean dagoen SRAM eta gehienez 1,5 MB-ko barne flash memoria dituena. Gailuak kanpoko bus interfazea (EBI) ere badu 'kalibraziorako'. Kanpoko bus interfaze hau MPC5xx eta MPC55xx familiekin erabiltzen diren memoria estandar gehienak onartzeko diseinatu da.
• Funtzionamendu-parametroak
— Funtzionamendu guztiz estatikoa, 0 MHz– 80 MHz (gehi % 2ko maiztasun modulazioa – 82 MHz)
— –40 ℃ eta 150 ℃ arteko lotura-tenperaturaren funtzionamendu-tartea
— Energia gutxiko diseinua
– 400 mW baino gutxiagoko potentzia disipazioa (nominala)
– Nukleoaren eta periferikoen energia kudeaketa dinamikorako diseinatua
– Periferikoen software bidez kontrolatutako erloju-atea
– Energia gutxiko geldialdi modua, erloju guztiak geldituta
— 90 nm-ko prozesuan fabrikatua
— 1,2 V-ko barne logika
— 5.0 V -10%/+5%-ko elikatze-iturri bakarra (4.5 V-tik 5.25 V-ra), barne-erreguladorearekin nukleoarentzat 3.3 V eta 1.2 V emateko
— Sarrera eta irteera pinak 5.0 V -10%/+5% (4.5 V-tik 5.25 V-ra) tartean
– %35/%65 VDDE CMOS etengailu mailak (histeresisarekin)
– Hauta daitekeen histeresia
– Aukera daitekeen abiadura kontrolatzea
— Nexus pinak 3,3 V-ko horniduraz elikatuta
— EMI murrizteko teknikekin diseinatua
– Fase-blokeatutako begizta
– Sistemaren erloju-maiztasunaren maiztasun-modulazioa
– Txip barruko bypass kapazitantzia
– Aukera daitekeen mugimendu-abiadura eta indar eragilea
• Errendimendu handiko e200z335 nukleo-prozesadorea
— 32 biteko Power Architecture liburuko E programatzailearen eredua
— Luzera Aldakorreko Kodeketaren Hobekuntzak
– Power Architecture instrukzio multzoa 16 eta 32 biteko instrukzio mistoetan kodetzeko aukera ematen du.
– Kodearen tamaina txikiagoa lortzen da
— Ale bakarreko, 32 biteko Power Architecture teknologiarekin bateragarria den CPUa
— Ordenaren araberako exekuzioa eta erretiroa
— Salbuespenen kudeaketa zehatza
— Sukurtsaleko prozesatzeko unitatea
– Sukurtsalaren helbidea kalkulatzeko batugailu dedikatua
– Adarkaduraren azelerazioa Branch Lookahead Instruction Buffer erabiliz
— Kargatu/biltegiratu unitatea
– Ziklo bakarreko karga-latentzia
– Guztiz kanalizatua
– Big eta Little Endian laguntza
– Sarbide-laguntza deslerrokatua
– Erabilerarako kargarik gabeko hodi-burbuilak
— Hogeita hamabi 64 biteko helburu orokorreko erregistro (GPR)
— Memoria kudeatzeko unitatea (MMU) 16 sarrerako itzulpen guztiz asoziatiboko begirada-alboko bufferrarekin (TLB)
— Instrukzio-bus bereizia eta kargatu/biltegiratu busa
— Eten bektorialen laguntza
— Etenaldi-latentzia < 120 ns @ 80 MHz (etenaldi-eskaeratik etenaldi-salbuespenen kudeatzailearen lehen instrukzioa exekutatzeraino neurtua)