LCMXO640C-4TN144C FPGA - Eremu programagarria den ate-matrizea 640 LUTS 113 I/O
♠ Produktuaren deskribapena
Produktuaren atributua | Atributuaren balioa |
Fabrikatzailea: | Sarea |
Produktu Kategoria: | FPGA - Field Programable Gate Array |
RoHS: | Xehetasunak |
Seriea: | LCMXO640C |
Elementu logikoen kopurua: | 640 LE |
I/O kopurua: | 113 I/O |
Hornidura-tentsioa - Min.: | 1,71 V |
Hornidura-tentsioa - Max: | 3.465 V |
Gutxieneko funtzionamendu-tenperatura: | 0 C |
Funtzionamendu-tenperatura maximoa: | + 85 C |
Datu-tasa: | - |
Transceptor kopurua: | - |
Muntatzeko estiloa: | SMD/SMT |
Paketea/Kaxa: | TQFP-144 |
Paketatzea: | Erretilu |
Marka: | Sarea |
Banatutako RAM: | 6,1 kbit |
Altuera: | 1,4 mm |
Luzera: | 20 mm |
Gehienezko funtzionamendu-maiztasuna: | 550 MHz |
Hezetasunarekiko sentikorra: | Bai |
Array-bloke logikoen kopurua - LABak: | 80 LAB |
Hornikuntza operatiboaren korrontea: | 17 mA |
Funtzionamendu-hornidura-tentsioa: | 1,8 V/2,5 V/3,3 V |
Produktu mota: | FPGA - Field Programable Gate Array |
Fabrikako paketearen kantitatea: | 60 |
Azpikategoria: | IC Logiko Programagarriak |
Memoria osoa: | 6,1 kbit |
Zabalera: | 20 mm |
Unitatearen pisua: | 1.319 g |
Ez-hegazkorra, etengabe birkonfiguragarria
• Berehalako piztea – mikrosegundotan pizten da
• Txip bakarra, ez da kanpoko konfigurazio memoriarik behar
• Diseinuaren segurtasun bikaina, atzemateko bit-korronterik gabe
• Birkonfiguratu SRAM oinarritutako logika milisegundotan
• SRAM eta memoria ez-hegazkorra JTAG atakaren bidez programagarriak
• Memoria ez-hegazkorraren atzeko planoko programazioa onartzen du
Lo modua
• Korronte estatikoa 100 aldiz murriztea ahalbidetzen du
TransFR™ birkonfigurazioa (TFR)
• Eremuko logika eguneratzea sistemak funtzionatzen duen bitartean
I/O altua dentsitate logikora
• 256 eta 2280 LUT4 bitartekoak
• 73 eta 271 I/O pakete aukera zabalekin
• Dentsitatearen migrazioa onartzen da
• Berunik gabeko/RoHS-a betetzen duten ontziak
Memoria txertatua eta banatua
• Gehienez 27,6 Kbit-eko sysMEM™ Embedded Block RAM
• Gehienez 7,7 Kbit-eko RAM banatua
• FIFO kontrol-logika dedikatua
I/O Buffer malgua
• SysIO™ buffer programagarriak interfaze ugari onartzen ditu:
– LVCMOS 3.3/2.5/1.8/1.5/1.2
– LVTTL
– PCI
– LVDS, Bus-LVDS, LVPECL, RSDS
sysCLOCK™ PLLak
• Gehienez bi PLL analogiko gailu bakoitzeko
• Erlojuaren biderketa, zatiketa eta fase-aldaketa
Sistema-mailako euskarria
• IEEE Standard 1149.1 Boundary Scan
• Onboard osziladorea
• Gailuek 3,3 V, 2,5 V, 1,8 V edo 1,2 V-ko elikadurarekin funtzionatzen dute
• IEEE 1532 sistema barneko programazioa