LCMXO1200C-3TN144I FPGA – Eremu Programagarriko Ate Matrizea 1200 LUT 113 IO 1.8 /2.5/3.3V -3 Spd I
♠ Produktuaren deskribapena
| Produktuaren atributua | Atributuaren balioa |
| Fabrikatzailea: | Sareta |
| Produktuaren kategoria: | FPGA - Eremu Programagarriko Ate Matrizea |
| RoHS: | Xehetasunak |
| Seriea: | LCMXO1200C |
| Logika elementuen kopurua: | 1200 LE |
| S/I kopurua: | 113 S/I |
| Hornidura-tentsioa - Min: | 1,71 V |
| Hornidura-tentsioa - Max: | 3,465 V |
| Gutxieneko funtzionamendu-tenperatura: | - 40 °C |
| Gehienezko funtzionamendu-tenperatura: | + 100 °C |
| Datuen abiadura: | - |
| Transmisore kopurua: | - |
| Muntatzeko estiloa: | SMD/SMT |
| Paketea/Kaxa: | TQFP-144 |
| Ontziratzea: | Erretilua |
| Marka: | Sareta |
| RAM banatua: | 6,4 kbit |
| Txertatutako bloke RAMa - EBR: | 9,2 kbit |
| Altuera: | 1,4 mm |
| Luzera: | 20 mm |
| Gehienezko funtzionamendu-maiztasuna: | 500 MHz |
| Hezetasunarekiko sentikorra: | Bai |
| Logika-matrizeen bloke kopurua - LABak: | 150 LAB |
| Funtzionamenduko hornidura-korrontea: | 21 mA |
| Funtzionamenduko hornidura-tentsioa: | 1,8 V/2,5 V/3,3 V |
| Produktu mota: | FPGA - Eremu Programagarriko Ate Matrizea |
| Fabrika pakete kantitatea: | 60 |
| Azpikategoria: | Logika programagarriko zirkuituak |
| Memoria osoa: | 15,6 kbit |
| Zabalera: | 20 mm |
| Unitateko pisua: | 1,319 gramo |
Ez-lurrunkorra, infinituki birkonfiguragarria
• Berehalako piztea – mikrosegundotan pizten da
• Txip bakarra, ez da kanpoko konfigurazio memoriarik behar
• Diseinuaren segurtasun bikaina, ez dago bit-jariorik atzeman ahal izateko
• SRAM oinarritutako logika birkonfiguratu milisegundotan
• SRAM eta memoria ez-hegazkorra JTAG atakaren bidez programagarriak
• Memoria ez-lurrunkorraren atzeko planoan programatzea onartzen du
Lo modua
• Korronte estatikoaren 100 aldiz murriztea ahalbidetzen du
TransFR™ Berkonfigurazioa (TFR)
• Sistemak funtzionatzen duen bitartean, logika eguneratzea eremuan bertan
S/I dentsitate logiko handia
• 256tik 2280ra bitarteko LUT4ak
• 73tik 271ra bitarteko sarrera/irteera, pakete aukera zabalekin
• Dentsitatearen migrazioa onartzen da
• Berunik gabeko/RoHS betetzen duen ontziak
Memoria txertatua eta banatua
• Gehienez 27,6 Kbit-eko sysMEM™ Txertatutako Bloke RAMa
• Gehienez 7,7 Kbit RAM banatua
• FIFO kontrol logika dedikatua
S/I Buffer Malgua
• SysIO™ bufferrak interfaze sorta zabala onartzen du:
– LVCMOS 3.3/2.5/1.8/1.5/1.2
– LVTTL
– PCI
– LVDS, Bus-LVDS, LVPECL, RSDS
sysCLOCK™ PLLak
• Gehienez bi PLL analogiko gailu bakoitzeko
• Erlojuaren biderketa, zatiketa eta fase-aldaketa
Sistema Mailako Laguntza
• IEEE 1149.1 estandarraren muga-eskaneatzea
• Osziladore integratua
• Gailuek 3,3 V, 2,5 V, 1,8 V edo 1,2 V-ko elikatze-iturriarekin funtzionatzen dute
• IEEE 1532 araudiarekin bateragarria den sistema barruko programazioa







